Açık Akademik Arşiv Sistemi

FPGA yapıları ile dijital osiloskop gerçeklemesi

Show simple item record

dc.contributor.advisor Yardımcı Doçent Doktor Murat İskefiyeli
dc.date.accessioned 2021-03-19T11:33:37Z
dc.date.available 2021-03-19T11:33:37Z
dc.date.issued 2014
dc.identifier.uri https://hdl.handle.net/20.500.12619/79887
dc.description 06.03.2018 tarihli ve 30352 sayılı Resmi Gazetede yayımlanan “Yükseköğretim Kanunu İle Bazı Kanun Ve Kanun Hükmünde Kararnamelerde Değişiklik Yapılması Hakkında Kanun” ile 18.06.2018 tarihli “Lisansüstü Tezlerin Elektronik Ortamda Toplanması, Düzenlenmesi ve Erişime Açılmasına İlişkin Yönerge” gereğince tam metin erişime açılmıştır.
dc.description.abstract Çalışmada eğitim kurumlarındaki laboratuarlarımızda osiloskop ihtiyacını daha ekonomik olarak karşılamak amacıyla FPGA (Alan Etkili Kapı Dizileri) yapıları ile sayısal osiloskobun gerçeklenmesi hedeflenmiştir. Maliyetleri düşük olan eğitim amaçlı FPGA kitleri ile profesyonel olmayan osiloskoplar elde edilebileceği gösterilmiştir. FPGA'ların hızlı olması yüksek frekanslı sinyallerin ölçümünde de olanak tanımaktadır. Çalışmada kit olarak Terasic DE0 kiti kullanılırken, kitin programlanmasında Quartus II yazılımı kullanılmıştır. Ölçülecek sinyal olarak bilinen bir sinyal olan sinüs dalgası fonksiyon jeneratöründen elde edilmiştir. FPGA'da örneklenen sinyalin grafiksel görünümü ise 640x480 çözünürlüğe sahip bir VGA ekranda gösterilmiştir.
dc.description.abstract In this study, it is aimed to implement a digital oscilloscope by FPGA architectures to correspond the requirements of laborataries in the educational institutions in an economic way. It is shown that non-professional oscilloscopes can be implemented with low-cost, educational purposed FPGAs. It is also able to measure high frequency signal by high speed FPGAs. Terasic DE0 kit is used as a hardware and Quartus II is used as a software in this application. The sine signal which is a widely known signal used to measure is generated by the signal generator. The graphical view of the sampled signal in the FPGA is shown on a 640x480 pixeled VGA monitor.
dc.format.extent XI, 65 yaprak : şekil, tablo ; 30 cm.
dc.language Türkçe
dc.language.iso tur
dc.publisher Sakarya Üniversitesi
dc.rights.uri info:eu-repo/semantics/openAccess
dc.rights.uri http://creativecommons.org/licenses/by/4.0/
dc.subject FPGA
dc.subject VHDL
dc.subject Altera DE0
dc.subject Osiloskop
dc.title FPGA yapıları ile dijital osiloskop gerçeklemesi
dc.type TEZ
dc.contributor.department Sakarya Üniversitesi, Fen Bilimleri Enstitüsü, Bilgisayar ve Bilişim Mühendisliği Anabilim Dalı, Bilgisayar ve Bilişim Mühendisliği Bilim Dalı
dc.contributor.author Başa, Berkant
dc.relation.publicationcategory masterThesis


Files in this item

This item appears in the following Collection(s)

Show simple item record